Data: 23 de março
Hora: 14h30
Local: Sala FA2, Técnico – Campus Alameda
Mais informações: Site Oficial
«A INESC-ID Distinguished Lecture Series está de volta. Para a primeira edição desta série renovada, o INESC-ID, unidade de investigação do Instituto Superior Técnico, Universidade de Lisboa, irá receber o Professor Mark Horowitz, da Universidade de Stanford, para uma palestra intitulada “Life Post Moore’s Law: The New Design Frontier”.
Resumo:
Durante mais de 50 anos, a tecnologia de informação baseou-se na Lei de Moore: fornecer, pelo mesmo custo, o dobro do número de transístores lógicos possíveis alguns anos antes. Durante grande parte desse tempo, os dispositivos mais pequenos proporcionaram também melhorias dramáticas de energia e desempenho através do Dennard Scaling, mas esse escalonamento terminou há mais de uma década. Embora o escalonamento tecnológico continue, o custo por transístor já não escala nos nós avançados. Nesta realidade pós-Lei de Moore, a melhoria da relação preço/desempenho depende apenas de melhorar a eficiência das aplicações através de técnicas inovadoras de hardware e software.
Infelizmente, esta necessidade de soluções de sistema inovadoras colide com a enorme complexidade de conceber e depurar plataformas contemporâneas de hardware/software baseadas em VLSI — uma tarefa tão exigente que levou a indústria a consolidar-se, afastando-se da inovação.
O resultado é um conjunto de plataformas orientadas para diferentes mercados de computação. Para superar este desafio, é necessário desenvolver uma nova abordagem de design e ferramentas que permitam a pequenos grupos de especialistas em aplicações estender seletivamente o desempenho dessas plataformas.
À semelhança da revolução ASIC nos anos 80, o objetivo desta abordagem é capacitar um novo conjunto de designers — então engenheiros de lógica ao nível da placa, hoje especialistas em aplicações — a tirar partido do poder de soluções em silício personalizadas. Tal como então, estas ferramentas não serão inicialmente úteis para os atuais designers de chips, mas com o tempo estarão na base de todos os designs. Nos anos 80, as tecnologias-chave eram a síntese lógica, a simulação e o placement/routing.
Hoje, a chave está em perceber que se está a criar uma “app” para uma plataforma existente, e não uma solução de sistema de raiz, e em tirar partido do facto de os “chips” modernos serem compostos por múltiplos chiplets. A nova abordagem deve oferecer um ambiente de design familiar aos developers de aplicações. Esta palestra tentará convencer-vos de que isto é possível — e onde são necessários design e ferramentas inovadores.
Biografia:
Professor Horowitz dedicou-se inicialmente ao design de sistemas digitais de alto desempenho, combinando trabalho em ferramentas de design assistido por computador, design de circuitos e arquitetura de sistemas. Nesse período, desenvolveu vários dos primeiros microprocessadores RISC e contribuiu para o design de alguns dos primeiros multiprocessadores de memória partilhada distribuída.
Em 1990, tirou uma licença sabática de Stanford para co-fundar a Rambus Inc., uma empresa especializada em tecnologia de interfaces de memória de alta largura de banda. Após regressar em 1991, o seu grupo de investigação foi pioneiro em diversas inovações no design de ligações de alta velocidade. Nos anos 2000, iniciou uma longa colaboração com o Professor Levoy em fotografia computacional, que culminou na câmara Lytro.
Os seus interesses de investigação atuais são abrangentes, indo desde a aplicação de métodos de análise de engenharia a problemas de neurobiologia e biologia molecular até à criação de novas metodologias de design ágil para circuitos VLSI analógicos e digitais. (fonte: página da Universidade de Stanford).»